Modul 3_LA 1



Laporan Akhir I (Percobaan 2 Asynchronous Binary Counter)

DAFTAR ISI
4. Prinsip Rangkaian
5. Analisa


1. Jurnal [Kembali]




2. Alat dan Bahan [Kembali]


Terdiri dari 2 yaitu, Modul D'Lorenzo dan Jumper

  1.  Panel DL 2203C 
  2.  Panel DL 2203D 
  3.  Panel DL 2203S 
 2. Jumper

  • Jumper
Kabel jumper adalah suatu istilah kabel yang ber-diameter kecil yang di dalam dunia elektronika digunakan untuk menghubungkan dua titik atau lebih dan dapat juga untuk menghubungkan 2 komponen elektronika. Kabel jumper jenis ini digunakan untuk koneksi male to male pada kedua ujung kabelnya



    • C 74LS90

    • IC 7493


  • SWITCH




  • POWER DC




  • LOGICPROBE




3. Rangkaian Percobaan [Kembali]

         
4. Prinsip Rangkaian

Pada rangkaian diatas terdapat dua buah IC yang digunakan untuk Menghitung/ menampilkan output urutan state tertentu. Dua buah IC yaitu 74LS90 dan 7493. Masing2 IC (pada kaki Q) akan menghasilkan Output 4 buah bilangan biner.

IC 74LS90 --> counter, desimal 0-9
IC 7493 --> counter, hexa decimal 0-15

Sinyal Clock nantinya akan dihubungkan pada input CKA dan CKB. CKA akan menghasilkan Output Q0 dan CKB menghasilkan keluaran Q1,Q2, Q3. 
Q0 --> LSB
Q3 --> MSB

Terdapat pasangan kaki Reset R0(1,2) dan R9 (1,2) , dikedua kaki tersebut terdapat gerbang AND sehingga utk mengaktifkan kaki resetnya, kita harus menginputkan nilai 1 (jika aktif high) pada pasangan kaki tersebut.  

Jika R0 aktif --> reset menjadi 0000 (desimal = 0)
Jika R9 aktif --> reset menjadi 1001 (desimal = 9)

Contoh saat kaki R9 aktif


5. Analisa

1. Analisa output percobaan berdasarkan ic yang digunakan?
  • IC74LS90, Dapat menghitung dengan rentang 0-15, dimulai dari 0,3,4,7,8,11,12,15 --> terdapat 2 pasang tombol reset
  • IC7493, Dapat menghitung dengan rentang 0-9, dimulai dari 0,3,4,8,9,1,2,5,6,9

2. Analisa hasil kondisi 3 pada percobaan 2a dengan kondisi 3 pada percobaan 2b?
Terdapat perbedaam counter dari masing2 percobaan yang dilakukan. Output pada 2A adalah asyncronus yang perhitungannya tidak berurutan. Sedangkan untuk percobaan 2B adalah counter syncronus yaitu perhitungannya secara teratur atau berurutan. Hal ini terjadi karena bedanya input pada CKB pada 2A, CKB dihubungkan paralel dengan CKA dan clock. Percobaan 2B, CKB nya dihhubungkan ke output QA (feedback)

3.Apa pengaruh Clock A dan Clock B pada ic yang digunakan ?
CLK A, hanya mempengaruhi output QA. Sedangkan CLK B mempengaruhi output QB,QC,dan QD. Keduanya berpengaruh pada output biner yang dihasilkan


6. Video Pratikum [Kembali]




Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI MATAKULIAH FUZZY LOGIC Semester Ganjil tahun 2022 Dosen Pengampu: Darwison, M.T. Oleh: M. Qolbi Al-Zikri 2010957002 Refer...